• 15k-30k 经验3-5年 / 本科
    内容资讯,短视频 / D轮及以上 / 2000人以上
    职位职责: 1. 深入理解芯片板级验证硬件系统、硬件产品设计的各种约束,定义系统规格,输出总体设计方案、详细设计,并和芯片后端团队协同定义芯片到板级的信号、电气、封装、热特性; 2. 输出各板卡layout层叠结构、power拓扑、时钟拓扑、系统管理拓扑、主要元器件和连接器选型等,与板级硬件合作伙伴一起进行原理图设计、PCB设计,对设计的质量负责;在产品研发周期内与ODM厂商一起保障硬件设计质量; 3. 主导验证系统、产品化硬件的功能调测和单元测试,并负责开发验证过程中的硬件、系统问题解决和优化改进; 4. 与板级硬件合作伙伴、芯片后端团队紧密合作,主导芯片package level、board level 的硬件测试过程(包括功能、PI、SI、可靠性测试等),输出测试报告; 5. 跟进硬件产品PCB&PCBA加工过程,推动制定合适的工艺流程和参数,推动生产加工相关问题的解决,与合作伙伴一起完成板卡工厂端功能测试的导入工作。 职位要求: 1. 微电子、电子工程或者相关专业,硕士,10年及以上芯片的上电调测经验,具备服务器系统硬件设计或者服务器级别CPU硅后验证经验者优先; 2. 芯片的硅后验证平台开发经验; 3. 具备和芯片封测团队沟通经验,定义满足封测厂要求的SLT、ATE、HTOL、Burn In等工艺板卡能力; 4. 具备和芯片设计团队沟通经验,定义满足芯片电气特性验证的各种Bench Board,如高速IO Bench Board,SOC Power Bench Board等; 5. 芯片的物理特性测试和验证经验,至少包括但不限于DDR,PCIe,USB等高速串行链路的物理特性验证经验; 6. 具备独立的芯片回片后的Bring Up调试能力; 7. 熟练掌握Cadence原理图设计工具; 8. 有能力制定高速信号Layout规则约束,执行Layout Review,并确保设计阶段单板的信号质量; 9. 熟悉单板BOM配置方法、了解PCBA制程,确保板卡的顺利加工下线; 10. 具备板级的CPLD粘合逻辑设计能力,确保单板的上电、复位控制时序正确; 11. 熟练掌握常用的测试工具,如高速示波器、逻辑分析仪等仪器设备; 12. 研发阶段文档写作,包含平台设计总体文档、详细设计文档等。
  • 内容资讯,短视频 / D轮及以上 / 2000人以上
    职位职责: ByteIntern:面向2026届毕业生(2025年9月-2026年8月期间毕业),为符合岗位要求的同学提供转正机会。 团队介绍:字节跳动系统部,负责字节跳动从芯片到服务器、操作系统、网络、CDN 、数据中心等基础设施的研发、设计、采购、交付与运营管理,为包含抖音、头条、火山引擎等全球业务提供高效、稳定、具备可扩展性的基础设施。部门当前业务开展包括不限于:数据中心设计建设、芯片研发、服务器研发、网络工程研发、火山引擎边缘云业务、高性能智能硬件研发、IDC资源智能交付与运维、硬件基础设施智能监控与预警、操作系统与内核、虚拟化技术、编译工具链、供应链管理等众多基础设施相关方向。 1、负责数据中心X86/ARM/GPU等多样性计算系统的性能评估与验证工作,提取与分析业务模型,制定针对性的评估方案,论证与优化服务器产品硬件架构设计的竞争力; 2、负责服务器硬件性能评估体系建,提升对芯片选型、缺陷识别、机型导入、TCO核算等业务的支撑能力,形成更符合字节跳动业务场景、架构设计合理、产品组合最优的落地表现; 3、参与服务器业务应用数据挖掘工作,提炼设计优化点,提升服务器在字节跳动业务场景落地的竞争力; 4、负责数据中心多样性计算的的系统测试设计、测试方案及测试执行,对异构硬件系统的功能、性能、可靠性验证质量负责; 5、跟进GPU服务器研发测试、生产测试及线上质量问题,结合研发、生产及现网质量问题,进行GPU故障预测,落地新测试场景、测试方法,推动GPU选型标准化、流程化; 6、跟进和探索CPU、GPU测试理论和测试方法,寻找合适的技术路径,支撑新技术的快速验证、形成评估结论,支撑新产品研发和产品化交付。 职位要求: 1、2026届硕士及以上学位在读,计算机、电子、通信、网络及相关专业优先; 2、掌握X86/ARM/RISC-V等各架构CPU中一种或多种架构的性能评估测试方法,熟悉计算系统Benchmark评价体系,具备数据挖掘分析能力、性能评估数学模型理论研究经验等; 3、掌握GPU测试方法及原理,掌握了解P2P、GPU虚拟化、GDR、NCLL等测试,熟悉了解MLPerf、CNN模型、Transformer等模型,了解深度学习、机器学习测试方法; 4、熟悉服务器各硬件模块基础知识,掌握系统整合测试、部件测试的测试用例、测试方法及原理,熟练使用相关测试工具; 5、熟悉Linux操作系统,具备脚本开发能力,编写开发自动化测试用例;具备较强的问题分析及调试能力。对服务器测试有深刻的理解,能以全局出发,考量各测试设计点及测试合理性; 6、良好的沟通及团队协作能力,有较强的学习动手能力及知识迁移能力。
  • 20k-40k·15薪 经验3-5年 / 本科
    人工智能 / 天使轮 / 150-500人
    职位描述: 负责ISP相关的验证工作,电子类专业重点本科及以上学历,3年及以上工作经验 【岗位职责】 1. 负责ISP芯片的模块或集成级验证工作; 2. 分析场景和功能,制定验证方案,并搭建UVM验证环境; 3. 制定验证计划及策略,提取验证feature,编写测试用例,并完成验证执行及迭代测试; 4. 负责覆盖率收敛,设计并编写覆盖率代码或用例,完成覆盖率收集,输出验证报告; 5. 配合算法、设计人员,完成ISP相关业务的IP集成、FPGA、emulation、前仿、后仿等验证工作; 职位要求: 1. 电子、集成电路、通信、计算机等相关专业,重点本科及以上学历,3年以上工作经验; 2. 熟练掌握SystemVerilog语言、UVM验证方法学; 3. 熟悉Linux系统工作环境及常用命令,熟悉vcs常用工具,如verdi、svn或git等; 4. 掌握一种及以上脚本语言,如perl、python、shell等; 5. 熟悉IC/ASIC验证流程及方法学,如验证方案的制定,随机测试、验证case的规划,覆盖率分析等; 6. 工作认真负责,有良好的团队协作、沟通表达能力 7. 有如下一种或多种经验者优先: 1)熟悉图像算法原理者优先; 2)有ISP芯片验证经验者优先; 3)有C、C++语言编程经验者优先; 有ISP相关FPGA、emulation、DFT、后仿、低功耗验证经验者优先;
  • 20k-40k·15薪 经验3-5年 / 本科
    人工智能 / 天使轮 / 150-500人
    职位描述 根据项目要求制定指定职责范畴内的验证方案(testplan),提取验证feature,规划testcase,撰写验证报告 使用VIP搭建验证环境,或者自行开发UVM风格的验证环境等 与架构/RTL设计/软件人员等紧密合作,按照要求进行模块级、子系统级或者SOC级验证环境的搭建,并对RTL代码开展验证工作和debug 创建功能覆盖代码,并能够进行覆盖率的收集和分析 Run 相关验证环境的regression,并对结果进行分析 持续追踪RTL代码的迭代,不断完善补充验证feature,持续对失败的testcase进行分析调试 职位要求: 任职资格 电子、微电子、集成电路、通信、计算机、软件工程等相关专业毕业,硕士毕业工作3年以上,本科毕业工作5年以上 熟悉ASIC/SOC验证流程,包括验证方案的制定,验证case的规划 熟悉SystemVerilog语言,UVM验证方法学,或者其他SystemC等的验证语言 熟悉随机测试,功能覆盖代码创建和分析 熟悉SystemVerilog Assertion更佳 熟悉常用验证工具,包括vcs或者xcelium/ies,verdi、simvision、indago等工具 熟悉常用脚本,如perl、python、tcl、makefile、shell等其中的一种或者多种 熟悉Linux常用操作,常用版本控制系统 有如下一种或者多种系统或者接口验证经验者优先: 有车规芯片开发验证经验者,有自动驾驶芯片验证经验者尤佳 CPU子系统验证经验者,ARM系统的尤佳 GPU子系统或者核心模块验证经验者尤佳 NPU、AI或者深度学习算法芯片验证经验者尤佳 NOC总线网络验证经验者尤佳 ISP、MIPI验证经验者尤佳 ETH、PCIE、USB、CAN总线、SPI、UART、I2C等 Firmware验证经验者 DFT验证经验者 低功耗验证经验者 有后仿真验证经验者 具有强烈的责任心,善于沟通表达,乐于接受挑战,以及良好的团队协作精神
  • 60k-90k·15薪 经验不限 / 本科
    电商、社交 / 未融资 / 50-150人
    工作职责: 1. 承担SoC系统级、模块级验证/设计 2. 根据项目需求制定相应的验证/设计计划,验证方案等 3. 搭建验证环境完成SoC/IP功能验证、门级验证 4. 熟悉UVM验证环境,能够独立完成验证用例开发 5. 严格遵循开发流程和规范,确保开发工作按时按质完成 任职资格: 1. 熟悉验证流程,具备SoC或复杂IC的验证/设计经验 2. 精通System Verilog和UVM验证方法学 3. 熟悉Perl,Makefile,python等脚本语言 4. 熟悉AMBA协议 5. 有CPU,PCIE,多媒体验证经验的尤佳工作职责: 1. 承担SoC系统级、模块级验证 2. 根据项目需求制定相应的验证计划,验证方案等 3. 搭建验证环境完成SoC/IP功能验证、门级验证 4. 熟悉UVM验证环境,能够独立完成验证用例开发 5. 严格遵循开发流程和规范,确保开发工作按时按质完成 任职资格: 1. 熟悉验证流程,具备SoC或复杂IC的验证经验 2. 精通System Verilog和UVM验证方法学 3. 熟悉Perl,Makefile,python等脚本语言 4. 熟悉AMBA协议 5. 有CPU,PCIE,多媒体验证经验的尤佳
  • 10k-20k 经验不限 / 硕士
    其他 / 未融资 / 50-150人
    岗位职责:    负责SoC芯片设计。 任职要求:    1. 通信、信号处理或电子工程等相关专业硕士毕业;    2 .2年以上ASIC及相关工作经验或优秀的应届硕士生 ;    3. 有丰富SoC芯片设计经验者优先;    4. 熟悉集成电路设计流程,熟练掌握verilog语言,VCS仿真和FPGA验证工具;    5. 具有团队协作精神.
  • 10k-20k·16薪 经验不限 / 硕士
    人工智能服务,IT技术服务|咨询,网络通信 / 不需要融资 / 15-50人
    岗位职责: 1.根据实际项目需求设计针对性的验证方案,负责验证方案的落地实现; 2.负责验证环境的设计和编码实现; 3.负责测试用例的设计和调试,根据仿真情况定位解决问题; 负责验证平台、脚本的持续优化和效率提升。 岗位要求: 1.具有电子工程和ASIC/SOC验证经验; 2.熟悉基本的验证语言,如SystemVerilog/Vera/E; 3.了解常见的验证方法学VMM/UVM/OVM; 4.熟练使用EDA工具(VCS,Verdi),脚本语言(Shell,TCL)和Linux工作环境; 有良好的团队合作精神,工作态度积极,责任心强。
  • 30k-60k·14薪 经验5-10年 / 本科
    汽车丨出行 / 上市公司 / 2000人以上
    职位描述: 1、负责和参与前沿汽车芯片的开发; 2、负责和参与芯片验证文档的撰写,包括验证方法学,验证Testbench搭建及实现,以及验证全流程的收敛; 3、负责和参与汽车芯片block Level, sub-system level,IP level以及SoC level的验证TB开发、环境开发、测试向量开发及调试,覆盖率收集、问题复现等; 4、负责和参与Infrastructure的工具和流程的开发; 5、负责和参与基于Palladium,Zebu或FPGA的Emulation的开发和软硬协同验证。 职位要求: 1、硕士及硕士以上,电子工程,通讯,计算机专业等优先; 2、熟悉ASIC芯片设计和验证流程; 3、熟悉SystemVerilog,Verilog等设计验证语言; 4、 精通UVM验证方法学,熟悉自底向上的Testbench的集成,能够独立从头开发block,subsystem或SoC的验证环境; 5、有AI,CPU,GPU相关产品经验者优先; 6、熟悉Synopsys VCS或Cadence Xcelium等流程和EDA工具的使用,有Cadence TBA或PSS经验有加分,有Cadence Palladium或Synopsys Zubu经验有加分; 7、熟悉Linux系统环境,熟悉Python, Shell,Makefile,Perl,Ruby,Tcl等编程脚本语言; 8、 富有激情,有创新意识和能力,具有自我驱动和良好的团队合作能力,有良好的沟通和表达能力。 Base北京/上海均可
  • 30k-60k·14薪 经验5-10年 / 硕士
    汽车丨出行 / 上市公司 / 2000人以上
    1、负责和参与前沿汽车芯片的开发; 2、负责和参与芯片验证文档的撰写,包括验证方法学,验证Testbench搭建及实现,以及验证全流程的收敛; 3、负责和参与汽车芯片block Level, sub-system level,IP level以及SoC level的验证TB开发、环境开发、测试向量开发及调试,覆盖率收集、问题复现等; 4、负责和参与Infrastructure的工具和流程的开发; 5、负责和参与基于Palladium,Zebu或FPGA的Emulation的开发和软硬协同验证。 职位要求: 1、硕士及硕士以上,电子工程,通讯,计算机专业等优先; 2、熟悉ASIC芯片设计和验证流程; 3、熟悉SystemVerilog,Verilog等设计验证语言; 4、 精通UVM验证方法学,熟悉自底向上的Testbench的集成,能够独立从头开发block,subsystem或SoC的验证环境; 5、有AI,CPU,GPU相关产品经验者优先; 6、熟悉Synopsys VCS或Cadence Xcelium等流程和EDA工具的使用,有Cadence TBA或PSS经验有加分,有Cadence Palladium或Synopsys Zubu经验有加分; 7、熟悉Linux系统环境,熟悉Python, Shell,Makefile,Perl,Ruby,Tcl等编程脚本语言; 8、 富有激情,有创新意识和能力,具有自我驱动和良好的团队合作能力,有良好的沟通和表达能力。 Base北京/上海均可
  • 17k-33k 经验不限 / 本科
    人工智能服务,IT技术服务|咨询,网络通信 / 不需要融资 / 15-50人
    岗位职责: 1.根据实际项目需求设计针对性的验证方案,负责验证方案的落地实现; 2.负责验证环境的设计和编码实现; 3.负责测试用例的设计和调试,根据仿真情况定位解决问题; 负责验证平台、脚本的持续优化和效率提升。 岗位游戏: 1.具有电子工程和ASIC/SOC验证经验; 2.熟悉基本的验证语言,如SystemVerilog/Vera/E; 3.了解常见的验证方法学VMM/UVM/OVM; 4.熟练使用EDA工具(VCS,Verdi),脚本语言(Shell,TCL)和Linux工作环境; 有良好的团队合作精神,工作态度积极,责任心强。
  • 20k-40k·15薪 经验1-3年 / 硕士
    人工智能服务,软件服务|咨询,数据服务|咨询 / 天使轮 / 150-500人
    岗位职责: 1、深入了解ASIC设计及验证流程,可根据芯片设计规格书,编写验证需求,可搭建验证平台并完成验证用例和回归; 2、 执行验证计划,编写验证用例,开展递归测试,完成问题的调试和修复; 3、 负责芯片IP集成验证以及IP模块验证,有高速接口验证经验者优先; 4、 负责SOC系统级验证,并收集、分析和提高验证覆盖率; 任职资格: 1、研究生及以上学历,有相关工作经验者优先; 2、精通计算机系统和数字电路设计流程; 3、精通Verilog、SystemVerilog等硬件描述语言; 4、精通UVM验证方法学; 5、精通Candence和Synopsys的仿真软件使用流程,能运用Python、Perl、Tcl等脚本语言解决问题; 6、工作认真、积极主动、严谨、敬业、有较强的沟通能力与团队组织协调能力; 相关待遇: 1.年薪35W-70W。 2..双休,周末加班双倍工资 3.按实际工龄计算年休(5天,7天,10天,15天) 4.社保按实际工资缴纳,公积金比例为10% 5.如若录用,签三年期合同,试用期三个月,试用期工资100%发放 6.提供工作午餐,下午茶零食,friday happy hour 7.每年一次体检,定期组织团建,节假日福利、生日福利。
  • 40k-70k 经验5-10年 / 硕士
    数据服务|咨询 / A轮 / 15-50人
    职位职责: 1. 负责ASIC芯片的RTL设计与集成 2. 负责ASIC芯片的逻辑设计优化和设计流程优化 3. 负责ASIC芯片的验证 职位要求: 1. 微电子、计算机等相关专业本科及以上学历,3年及以上IC设计经验 2. 对芯片前端设计有深入理解,有坚实的RTL设计基础,精通Verilog等硬件设计语言 3. 熟悉ASIC芯片的前端设计,有过28nm,22nm,14nm或更先进工艺流片或量产经验者优先 4. 深入理解芯片架构和微架构设计 5. 熟悉DDR/PCIE/HBM等协议,有相关的IP集成经验 6. 熟悉ASIC实现流程,有综合/STA等经验 7. 有CPU高性能计算的设计经验者优先 8. 有同态加密算法设计经验者优先 9. 自律,有良好的英语阅读能力,有主动学习,深入分析和解决问题的能力
  • 40k-70k 经验5-10年 / 本科
    数据服务|咨询 / A轮 / 15-50人
    职位职责: 1. 负责ASIC芯片的RTL设计与集成 2. 负责ASIC芯片的逻辑设计优化和设计流程优化 3. 负责ASIC芯片的验证 职位要求: 1. 微电子、计算机等相关专业本科及以上学历,3年及以上IC设计经验 2. 对芯片前端设计有深入理解,有坚实的RTL设计基础,精通Verilog等硬件设计语言 3. 熟悉ASIC芯片的前端设计,有过28nm,22nm,14nm或更先进工艺流片或量产经验者优先 4. 深入理解芯片架构和微架构设计 5. 熟悉DDR/PCIE/HBM等协议,有相关的IP集成经验 6. 熟悉ASIC实现流程,有综合/STA等经验 7. 有CPU高性能计算的设计经验者优先 8. 有同态加密算法设计经验者优先 9. 自律,有良好的英语阅读能力,有主动学习,深入分析和解决问题的能力
  • 50k-90k 经验10年以上 / 本科
    人工智能 / 未融资 / 500-2000人
    角色和团队 芯片验证工程师 - Memory子系统是Enflame重要和高知名度角色,在这里您将接触到从硅前仿真到硅后Bring-up/验证/合规性测试/性能优化/系统认证,直至量产的所有环节。 Enflame PPO(功耗性能优化)和验证团队不仅仅是测试,而是为创造下一代产品做出贡献,参与开发,利用新的想法,挑战传统,并提供创造性的解决方案。您将与来自ASIC设计、软件、架构和我们的供应商/客户的优秀团队密切合作,领导***的AI产品设计、验证和生产。工作中需要戴上3顶思想帽,"最终质量把关者、产品的**用户、问题的敏捷解决者 ",及时让产品和我们的客户获得成功。 你将成长为一个重要的贡献者和可靠的团队成员,负责调试关键问题,使能和验证重要功能,规划未来产品相关工作。注重细节,故障检测思维,不拘一格,质量**,精益求精,以数据为支撑的决策,喜欢动手操作,是这个角色所期望的一些重要特征。 团队希望你带来什么 候选人作为memory 子系统验证团队的领导者。在DDR 控制器PHY,JEDEC/DFI规范, 信号完整性和电源完整,DDR/GDDR/HBM /NANDFLASH 协议及优化,固件和软件驱动开发,应用和压力测试条件等不同领域拥有丰富的知识。验证工程师在提供高质量产品方面发挥着关键作用,以尽早为客户带来最大利益,并将良率损失降至最低。Enflame PPO和验证团队需要在测试程序开发、硅后测试、自动化和测试框架开发、性能优化、生产支持、为高端客户设计提供指导等方面拥有丰富的经验。 你将做什么 • 与设计、验证、封装、硬件、质量和可靠性团队紧密合作,确定memory子系统验证方法,生成验证报告设置 • 负责领导memory子系统的硅前/硅后基础设施、测试框架和自动化 • 负责领导SoC级memory子系统的开发、验证程序开发、功能和特性验证、性能优化 • 负责领导memory子系统电气和功能问题的调试和测试,IO调优,合规性测试,以及PVT特性分析 你需要为这个职位带来什么 • EE或CS专业本科或硕士 • 8年以上SoC硅前/硅后验证经验 • 具有开发和测试内存子系统(DDR、GDDR、HBM和NANDFLASH)的经验 • 有DDR控制器和PHY、JEDEC和DFI规范工作经验者优先 • 擅长高速信号完整性理论、测量及相关调优者优先 • 熟悉实验室环境,使用DMM、高速示波器 • 擅长调试DDR子系统的芯片后问题 • 有使用Perl或Python等脚本语言和C/C++等编程语言进行软件开发的经验 • 具有快速学习新技术的能力和团队合作精神 优选经验 • 芯片硅后验证团队管理经验 • 有GPU或AI加速器的调试或验证经验 • 有HBM, HBM2E调优和调试经验 • 具有JEDEC和DFI规格方面的经验 • 在DRAM/SRAM的故障模型分析方面的经验
  • 25k-40k·15薪 经验不限 / 本科
    电商,通讯电子 / 不需要融资 / 500-2000人
    岗位职责: 1、负责FPGA原型平台的设计、调试与维护,参与FPGA系统调试; 2、完成从ASIC到FPGA的verilog代码转换、验证和集成工作; 3、跟进FPGA原型验证方法学的演进,参与设计完善FPGA设计流程; 岗位要求: 1、 本科及以上学历; 2、 熟练掌握C、Verilog、SystemVerilog等语言编程 3、 熟悉芯片的设计验证流程,有扎实的数字电路基础; 4、 以下经历优先考虑: a) 熟悉AXI、AHB、APB等总线协议,具有IP集成和系统集成/验证经验; b) 具备脚本编写能力,能够将工作流程脚本化; c) 熟悉ARM等嵌入式处理器体系结构,具备底层固件的编写和调试能力; d) 熟悉常见外设协议,具有相关开发调试经验。
展开